global: Migrate CONFIG_SH_ETHER_PHY_ADDR to CFG
Perform a simple rename of CONFIG_SH_ETHER_PHY_ADDR to CFG_SH_ETHER_PHY_ADDR Signed-off-by: Tom Rini <trini@konsulko.com>
This commit is contained in:
parent
ff53ecc387
commit
7c480bab14
2
README
2
README
@ -544,7 +544,7 @@ The following options need to be configured:
|
|||||||
CONFIG_SH_ETHER_USE_PORT
|
CONFIG_SH_ETHER_USE_PORT
|
||||||
Define the number of ports to be used
|
Define the number of ports to be used
|
||||||
|
|
||||||
CONFIG_SH_ETHER_PHY_ADDR
|
CFG_SH_ETHER_PHY_ADDR
|
||||||
Define the ETH PHY's address
|
Define the ETH PHY's address
|
||||||
|
|
||||||
CFG_SH_ETHER_CACHE_WRITEBACK
|
CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
|
@ -33,8 +33,8 @@
|
|||||||
#ifndef CONFIG_SH_ETHER_USE_PORT
|
#ifndef CONFIG_SH_ETHER_USE_PORT
|
||||||
# error "Please define CONFIG_SH_ETHER_USE_PORT"
|
# error "Please define CONFIG_SH_ETHER_USE_PORT"
|
||||||
#endif
|
#endif
|
||||||
#ifndef CONFIG_SH_ETHER_PHY_ADDR
|
#ifndef CFG_SH_ETHER_PHY_ADDR
|
||||||
# error "Please define CONFIG_SH_ETHER_PHY_ADDR"
|
# error "Please define CFG_SH_ETHER_PHY_ADDR"
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
#if defined(CFG_SH_ETHER_CACHE_WRITEBACK) && \
|
#if defined(CFG_SH_ETHER_CACHE_WRITEBACK) && \
|
||||||
@ -694,7 +694,7 @@ static int sh_ether_probe(struct udevice *udev)
|
|||||||
priv->bus = miiphy_get_dev_by_name(udev->name);
|
priv->bus = miiphy_get_dev_by_name(udev->name);
|
||||||
|
|
||||||
eth->port = CONFIG_SH_ETHER_USE_PORT;
|
eth->port = CONFIG_SH_ETHER_USE_PORT;
|
||||||
eth->port_info[eth->port].phy_addr = CONFIG_SH_ETHER_PHY_ADDR;
|
eth->port_info[eth->port].phy_addr = CFG_SH_ETHER_PHY_ADDR;
|
||||||
eth->port_info[eth->port].iobase =
|
eth->port_info[eth->port].iobase =
|
||||||
(void __iomem *)(uintptr_t)(BASE_IO_ADDR + 0x800 * eth->port);
|
(void __iomem *)(uintptr_t)(BASE_IO_ADDR + 0x800 * eth->port);
|
||||||
|
|
||||||
|
@ -22,7 +22,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -15,7 +15,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -21,7 +21,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -18,7 +18,7 @@
|
|||||||
|
|
||||||
/* Network interface */
|
/* Network interface */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0
|
#define CFG_SH_ETHER_PHY_ADDR 0
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_MII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_MII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -21,7 +21,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -22,7 +22,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -23,7 +23,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -23,7 +23,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
@ -27,7 +27,7 @@
|
|||||||
|
|
||||||
/* SH Ether */
|
/* SH Ether */
|
||||||
#define CONFIG_SH_ETHER_USE_PORT 0
|
#define CONFIG_SH_ETHER_USE_PORT 0
|
||||||
#define CONFIG_SH_ETHER_PHY_ADDR 0x1
|
#define CFG_SH_ETHER_PHY_ADDR 0x1
|
||||||
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
#define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
|
||||||
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
#define CFG_SH_ETHER_CACHE_WRITEBACK
|
||||||
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
#define CFG_SH_ETHER_CACHE_INVALIDATE
|
||||||
|
Loading…
Reference in New Issue
Block a user