forked from Minki/linux
tools/testing/cxl: Add a single-port host-bridge regression config
Jonathan reports that region creation fails when a single-port host-bridge connects to a multi-port switch. Mock up that configuration so a fix can be tested and regression tested going forward. Reported-by: Bobo WL <lmw.bobo@gmail.com> Reported-by: Jonathan Cameron <Jonathan.Cameron@huawei.com> Link: http://lore.kernel.org/r/20221010172057.00001559@huawei.com Reviewed-by: Vishal Verma <vishal.l.verma@intel.com> Link: https://lore.kernel.org/r/166752184838.947915.2167957540894293891.stgit@dwillia2-xfh.jf.intel.com Signed-off-by: Dan Williams <dan.j.williams@intel.com>
This commit is contained in:
parent
86e86c3cb6
commit
e41c8452b9
@ -12,30 +12,62 @@
|
|||||||
#include "mock.h"
|
#include "mock.h"
|
||||||
|
|
||||||
#define NR_CXL_HOST_BRIDGES 2
|
#define NR_CXL_HOST_BRIDGES 2
|
||||||
|
#define NR_CXL_SINGLE_HOST 1
|
||||||
#define NR_CXL_ROOT_PORTS 2
|
#define NR_CXL_ROOT_PORTS 2
|
||||||
#define NR_CXL_SWITCH_PORTS 2
|
#define NR_CXL_SWITCH_PORTS 2
|
||||||
#define NR_CXL_PORT_DECODERS 8
|
#define NR_CXL_PORT_DECODERS 8
|
||||||
|
|
||||||
static struct platform_device *cxl_acpi;
|
static struct platform_device *cxl_acpi;
|
||||||
static struct platform_device *cxl_host_bridge[NR_CXL_HOST_BRIDGES];
|
static struct platform_device *cxl_host_bridge[NR_CXL_HOST_BRIDGES];
|
||||||
static struct platform_device
|
#define NR_MULTI_ROOT (NR_CXL_HOST_BRIDGES * NR_CXL_ROOT_PORTS)
|
||||||
*cxl_root_port[NR_CXL_HOST_BRIDGES * NR_CXL_ROOT_PORTS];
|
static struct platform_device *cxl_root_port[NR_MULTI_ROOT];
|
||||||
static struct platform_device
|
static struct platform_device *cxl_switch_uport[NR_MULTI_ROOT];
|
||||||
*cxl_switch_uport[NR_CXL_HOST_BRIDGES * NR_CXL_ROOT_PORTS];
|
#define NR_MEM_MULTI \
|
||||||
static struct platform_device
|
(NR_CXL_HOST_BRIDGES * NR_CXL_ROOT_PORTS * NR_CXL_SWITCH_PORTS)
|
||||||
*cxl_switch_dport[NR_CXL_HOST_BRIDGES * NR_CXL_ROOT_PORTS *
|
static struct platform_device *cxl_switch_dport[NR_MEM_MULTI];
|
||||||
NR_CXL_SWITCH_PORTS];
|
|
||||||
struct platform_device
|
static struct platform_device *cxl_hb_single[NR_CXL_SINGLE_HOST];
|
||||||
*cxl_mem[NR_CXL_HOST_BRIDGES * NR_CXL_ROOT_PORTS * NR_CXL_SWITCH_PORTS];
|
static struct platform_device *cxl_root_single[NR_CXL_SINGLE_HOST];
|
||||||
|
static struct platform_device *cxl_swu_single[NR_CXL_SINGLE_HOST];
|
||||||
|
#define NR_MEM_SINGLE (NR_CXL_SINGLE_HOST * NR_CXL_SWITCH_PORTS)
|
||||||
|
static struct platform_device *cxl_swd_single[NR_MEM_SINGLE];
|
||||||
|
|
||||||
|
struct platform_device *cxl_mem[NR_MEM_MULTI];
|
||||||
|
struct platform_device *cxl_mem_single[NR_MEM_SINGLE];
|
||||||
|
|
||||||
|
|
||||||
|
static inline bool is_multi_bridge(struct device *dev)
|
||||||
|
{
|
||||||
|
int i;
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_host_bridge); i++)
|
||||||
|
if (&cxl_host_bridge[i]->dev == dev)
|
||||||
|
return true;
|
||||||
|
return false;
|
||||||
|
}
|
||||||
|
|
||||||
|
static inline bool is_single_bridge(struct device *dev)
|
||||||
|
{
|
||||||
|
int i;
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_hb_single); i++)
|
||||||
|
if (&cxl_hb_single[i]->dev == dev)
|
||||||
|
return true;
|
||||||
|
return false;
|
||||||
|
}
|
||||||
|
|
||||||
static struct acpi_device acpi0017_mock;
|
static struct acpi_device acpi0017_mock;
|
||||||
static struct acpi_device host_bridge[NR_CXL_HOST_BRIDGES] = {
|
static struct acpi_device host_bridge[NR_CXL_HOST_BRIDGES + NR_CXL_SINGLE_HOST] = {
|
||||||
[0] = {
|
[0] = {
|
||||||
.handle = &host_bridge[0],
|
.handle = &host_bridge[0],
|
||||||
},
|
},
|
||||||
[1] = {
|
[1] = {
|
||||||
.handle = &host_bridge[1],
|
.handle = &host_bridge[1],
|
||||||
},
|
},
|
||||||
|
[2] = {
|
||||||
|
.handle = &host_bridge[2],
|
||||||
|
},
|
||||||
|
|
||||||
};
|
};
|
||||||
|
|
||||||
static bool is_mock_dev(struct device *dev)
|
static bool is_mock_dev(struct device *dev)
|
||||||
@ -45,6 +77,9 @@ static bool is_mock_dev(struct device *dev)
|
|||||||
for (i = 0; i < ARRAY_SIZE(cxl_mem); i++)
|
for (i = 0; i < ARRAY_SIZE(cxl_mem); i++)
|
||||||
if (dev == &cxl_mem[i]->dev)
|
if (dev == &cxl_mem[i]->dev)
|
||||||
return true;
|
return true;
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_mem_single); i++)
|
||||||
|
if (dev == &cxl_mem_single[i]->dev)
|
||||||
|
return true;
|
||||||
if (dev == &cxl_acpi->dev)
|
if (dev == &cxl_acpi->dev)
|
||||||
return true;
|
return true;
|
||||||
return false;
|
return false;
|
||||||
@ -66,7 +101,7 @@ static bool is_mock_adev(struct acpi_device *adev)
|
|||||||
|
|
||||||
static struct {
|
static struct {
|
||||||
struct acpi_table_cedt cedt;
|
struct acpi_table_cedt cedt;
|
||||||
struct acpi_cedt_chbs chbs[NR_CXL_HOST_BRIDGES];
|
struct acpi_cedt_chbs chbs[NR_CXL_HOST_BRIDGES + NR_CXL_SINGLE_HOST];
|
||||||
struct {
|
struct {
|
||||||
struct acpi_cedt_cfmws cfmws;
|
struct acpi_cedt_cfmws cfmws;
|
||||||
u32 target[1];
|
u32 target[1];
|
||||||
@ -83,6 +118,10 @@ static struct {
|
|||||||
struct acpi_cedt_cfmws cfmws;
|
struct acpi_cedt_cfmws cfmws;
|
||||||
u32 target[2];
|
u32 target[2];
|
||||||
} cfmws3;
|
} cfmws3;
|
||||||
|
struct {
|
||||||
|
struct acpi_cedt_cfmws cfmws;
|
||||||
|
u32 target[1];
|
||||||
|
} cfmws4;
|
||||||
} __packed mock_cedt = {
|
} __packed mock_cedt = {
|
||||||
.cedt = {
|
.cedt = {
|
||||||
.header = {
|
.header = {
|
||||||
@ -107,6 +146,14 @@ static struct {
|
|||||||
.uid = 1,
|
.uid = 1,
|
||||||
.cxl_version = ACPI_CEDT_CHBS_VERSION_CXL20,
|
.cxl_version = ACPI_CEDT_CHBS_VERSION_CXL20,
|
||||||
},
|
},
|
||||||
|
.chbs[2] = {
|
||||||
|
.header = {
|
||||||
|
.type = ACPI_CEDT_TYPE_CHBS,
|
||||||
|
.length = sizeof(mock_cedt.chbs[0]),
|
||||||
|
},
|
||||||
|
.uid = 2,
|
||||||
|
.cxl_version = ACPI_CEDT_CHBS_VERSION_CXL20,
|
||||||
|
},
|
||||||
.cfmws0 = {
|
.cfmws0 = {
|
||||||
.cfmws = {
|
.cfmws = {
|
||||||
.header = {
|
.header = {
|
||||||
@ -167,13 +214,29 @@ static struct {
|
|||||||
},
|
},
|
||||||
.target = { 0, 1, },
|
.target = { 0, 1, },
|
||||||
},
|
},
|
||||||
|
.cfmws4 = {
|
||||||
|
.cfmws = {
|
||||||
|
.header = {
|
||||||
|
.type = ACPI_CEDT_TYPE_CFMWS,
|
||||||
|
.length = sizeof(mock_cedt.cfmws4),
|
||||||
|
},
|
||||||
|
.interleave_ways = 0,
|
||||||
|
.granularity = 4,
|
||||||
|
.restrictions = ACPI_CEDT_CFMWS_RESTRICT_TYPE3 |
|
||||||
|
ACPI_CEDT_CFMWS_RESTRICT_PMEM,
|
||||||
|
.qtg_id = 4,
|
||||||
|
.window_size = SZ_256M * 4UL,
|
||||||
|
},
|
||||||
|
.target = { 2 },
|
||||||
|
},
|
||||||
};
|
};
|
||||||
|
|
||||||
struct acpi_cedt_cfmws *mock_cfmws[4] = {
|
struct acpi_cedt_cfmws *mock_cfmws[] = {
|
||||||
[0] = &mock_cedt.cfmws0.cfmws,
|
[0] = &mock_cedt.cfmws0.cfmws,
|
||||||
[1] = &mock_cedt.cfmws1.cfmws,
|
[1] = &mock_cedt.cfmws1.cfmws,
|
||||||
[2] = &mock_cedt.cfmws2.cfmws,
|
[2] = &mock_cedt.cfmws2.cfmws,
|
||||||
[3] = &mock_cedt.cfmws3.cfmws,
|
[3] = &mock_cedt.cfmws3.cfmws,
|
||||||
|
[4] = &mock_cedt.cfmws4.cfmws,
|
||||||
};
|
};
|
||||||
|
|
||||||
struct cxl_mock_res {
|
struct cxl_mock_res {
|
||||||
@ -304,6 +367,9 @@ static bool is_mock_bridge(struct device *dev)
|
|||||||
for (i = 0; i < ARRAY_SIZE(cxl_host_bridge); i++)
|
for (i = 0; i < ARRAY_SIZE(cxl_host_bridge); i++)
|
||||||
if (dev == &cxl_host_bridge[i]->dev)
|
if (dev == &cxl_host_bridge[i]->dev)
|
||||||
return true;
|
return true;
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_hb_single); i++)
|
||||||
|
if (dev == &cxl_hb_single[i]->dev)
|
||||||
|
return true;
|
||||||
return false;
|
return false;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -326,6 +392,18 @@ static bool is_mock_port(struct device *dev)
|
|||||||
if (dev == &cxl_switch_dport[i]->dev)
|
if (dev == &cxl_switch_dport[i]->dev)
|
||||||
return true;
|
return true;
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_root_single); i++)
|
||||||
|
if (dev == &cxl_root_single[i]->dev)
|
||||||
|
return true;
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_swu_single); i++)
|
||||||
|
if (dev == &cxl_swu_single[i]->dev)
|
||||||
|
return true;
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_swd_single); i++)
|
||||||
|
if (dev == &cxl_swd_single[i]->dev)
|
||||||
|
return true;
|
||||||
|
|
||||||
if (is_cxl_memdev(dev))
|
if (is_cxl_memdev(dev))
|
||||||
return is_mock_dev(dev->parent);
|
return is_mock_dev(dev->parent);
|
||||||
|
|
||||||
@ -561,11 +639,31 @@ static int mock_cxl_port_enumerate_dports(struct cxl_port *port)
|
|||||||
int i, array_size;
|
int i, array_size;
|
||||||
|
|
||||||
if (port->depth == 1) {
|
if (port->depth == 1) {
|
||||||
array_size = ARRAY_SIZE(cxl_root_port);
|
if (is_multi_bridge(port->uport)) {
|
||||||
array = cxl_root_port;
|
array_size = ARRAY_SIZE(cxl_root_port);
|
||||||
|
array = cxl_root_port;
|
||||||
|
} else if (is_single_bridge(port->uport)) {
|
||||||
|
array_size = ARRAY_SIZE(cxl_root_single);
|
||||||
|
array = cxl_root_single;
|
||||||
|
} else {
|
||||||
|
dev_dbg(&port->dev, "%s: unknown bridge type\n",
|
||||||
|
dev_name(port->uport));
|
||||||
|
return -ENXIO;
|
||||||
|
}
|
||||||
} else if (port->depth == 2) {
|
} else if (port->depth == 2) {
|
||||||
array_size = ARRAY_SIZE(cxl_switch_dport);
|
struct cxl_port *parent = to_cxl_port(port->dev.parent);
|
||||||
array = cxl_switch_dport;
|
|
||||||
|
if (is_multi_bridge(parent->uport)) {
|
||||||
|
array_size = ARRAY_SIZE(cxl_switch_dport);
|
||||||
|
array = cxl_switch_dport;
|
||||||
|
} else if (is_single_bridge(parent->uport)) {
|
||||||
|
array_size = ARRAY_SIZE(cxl_swd_single);
|
||||||
|
array = cxl_swd_single;
|
||||||
|
} else {
|
||||||
|
dev_dbg(&port->dev, "%s: unknown bridge type\n",
|
||||||
|
dev_name(port->uport));
|
||||||
|
return -ENXIO;
|
||||||
|
}
|
||||||
} else {
|
} else {
|
||||||
dev_WARN_ONCE(&port->dev, 1, "unexpected depth %d\n",
|
dev_WARN_ONCE(&port->dev, 1, "unexpected depth %d\n",
|
||||||
port->depth);
|
port->depth);
|
||||||
@ -576,8 +674,12 @@ static int mock_cxl_port_enumerate_dports(struct cxl_port *port)
|
|||||||
struct platform_device *pdev = array[i];
|
struct platform_device *pdev = array[i];
|
||||||
struct cxl_dport *dport;
|
struct cxl_dport *dport;
|
||||||
|
|
||||||
if (pdev->dev.parent != port->uport)
|
if (pdev->dev.parent != port->uport) {
|
||||||
|
dev_dbg(&port->dev, "%s: mismatch parent %s\n",
|
||||||
|
dev_name(port->uport),
|
||||||
|
dev_name(pdev->dev.parent));
|
||||||
continue;
|
continue;
|
||||||
|
}
|
||||||
|
|
||||||
dport = devm_cxl_add_dport(port, &pdev->dev, pdev->id,
|
dport = devm_cxl_add_dport(port, &pdev->dev, pdev->id,
|
||||||
CXL_RESOURCE_NONE);
|
CXL_RESOURCE_NONE);
|
||||||
@ -627,6 +729,157 @@ static void mock_companion(struct acpi_device *adev, struct device *dev)
|
|||||||
#define SZ_512G (SZ_64G * 8)
|
#define SZ_512G (SZ_64G * 8)
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
|
static __init int cxl_single_init(void)
|
||||||
|
{
|
||||||
|
int i, rc;
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_hb_single); i++) {
|
||||||
|
struct acpi_device *adev =
|
||||||
|
&host_bridge[NR_CXL_HOST_BRIDGES + i];
|
||||||
|
struct platform_device *pdev;
|
||||||
|
|
||||||
|
pdev = platform_device_alloc("cxl_host_bridge",
|
||||||
|
NR_CXL_HOST_BRIDGES + i);
|
||||||
|
if (!pdev)
|
||||||
|
goto err_bridge;
|
||||||
|
|
||||||
|
mock_companion(adev, &pdev->dev);
|
||||||
|
rc = platform_device_add(pdev);
|
||||||
|
if (rc) {
|
||||||
|
platform_device_put(pdev);
|
||||||
|
goto err_bridge;
|
||||||
|
}
|
||||||
|
|
||||||
|
cxl_hb_single[i] = pdev;
|
||||||
|
rc = sysfs_create_link(&pdev->dev.kobj, &pdev->dev.kobj,
|
||||||
|
"physical_node");
|
||||||
|
if (rc)
|
||||||
|
goto err_bridge;
|
||||||
|
}
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_root_single); i++) {
|
||||||
|
struct platform_device *bridge =
|
||||||
|
cxl_hb_single[i % ARRAY_SIZE(cxl_hb_single)];
|
||||||
|
struct platform_device *pdev;
|
||||||
|
|
||||||
|
pdev = platform_device_alloc("cxl_root_port",
|
||||||
|
NR_MULTI_ROOT + i);
|
||||||
|
if (!pdev)
|
||||||
|
goto err_port;
|
||||||
|
pdev->dev.parent = &bridge->dev;
|
||||||
|
|
||||||
|
rc = platform_device_add(pdev);
|
||||||
|
if (rc) {
|
||||||
|
platform_device_put(pdev);
|
||||||
|
goto err_port;
|
||||||
|
}
|
||||||
|
cxl_root_single[i] = pdev;
|
||||||
|
}
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_swu_single); i++) {
|
||||||
|
struct platform_device *root_port = cxl_root_single[i];
|
||||||
|
struct platform_device *pdev;
|
||||||
|
|
||||||
|
pdev = platform_device_alloc("cxl_switch_uport",
|
||||||
|
NR_MULTI_ROOT + i);
|
||||||
|
if (!pdev)
|
||||||
|
goto err_uport;
|
||||||
|
pdev->dev.parent = &root_port->dev;
|
||||||
|
|
||||||
|
rc = platform_device_add(pdev);
|
||||||
|
if (rc) {
|
||||||
|
platform_device_put(pdev);
|
||||||
|
goto err_uport;
|
||||||
|
}
|
||||||
|
cxl_swu_single[i] = pdev;
|
||||||
|
}
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_swd_single); i++) {
|
||||||
|
struct platform_device *uport =
|
||||||
|
cxl_swu_single[i % ARRAY_SIZE(cxl_swu_single)];
|
||||||
|
struct platform_device *pdev;
|
||||||
|
|
||||||
|
pdev = platform_device_alloc("cxl_switch_dport",
|
||||||
|
i + NR_MEM_MULTI);
|
||||||
|
if (!pdev)
|
||||||
|
goto err_dport;
|
||||||
|
pdev->dev.parent = &uport->dev;
|
||||||
|
|
||||||
|
rc = platform_device_add(pdev);
|
||||||
|
if (rc) {
|
||||||
|
platform_device_put(pdev);
|
||||||
|
goto err_dport;
|
||||||
|
}
|
||||||
|
cxl_swd_single[i] = pdev;
|
||||||
|
}
|
||||||
|
|
||||||
|
for (i = 0; i < ARRAY_SIZE(cxl_mem_single); i++) {
|
||||||
|
struct platform_device *dport = cxl_swd_single[i];
|
||||||
|
struct platform_device *pdev;
|
||||||
|
|
||||||
|
pdev = platform_device_alloc("cxl_mem", NR_MEM_MULTI + i);
|
||||||
|
if (!pdev)
|
||||||
|
goto err_mem;
|
||||||
|
pdev->dev.parent = &dport->dev;
|
||||||
|
set_dev_node(&pdev->dev, i % 2);
|
||||||
|
|
||||||
|
rc = platform_device_add(pdev);
|
||||||
|
if (rc) {
|
||||||
|
platform_device_put(pdev);
|
||||||
|
goto err_mem;
|
||||||
|
}
|
||||||
|
cxl_mem_single[i] = pdev;
|
||||||
|
}
|
||||||
|
|
||||||
|
return 0;
|
||||||
|
|
||||||
|
err_mem:
|
||||||
|
for (i = ARRAY_SIZE(cxl_mem_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_mem_single[i]);
|
||||||
|
err_dport:
|
||||||
|
for (i = ARRAY_SIZE(cxl_swd_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_swd_single[i]);
|
||||||
|
err_uport:
|
||||||
|
for (i = ARRAY_SIZE(cxl_swu_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_swu_single[i]);
|
||||||
|
err_port:
|
||||||
|
for (i = ARRAY_SIZE(cxl_root_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_root_single[i]);
|
||||||
|
err_bridge:
|
||||||
|
for (i = ARRAY_SIZE(cxl_hb_single) - 1; i >= 0; i--) {
|
||||||
|
struct platform_device *pdev = cxl_hb_single[i];
|
||||||
|
|
||||||
|
if (!pdev)
|
||||||
|
continue;
|
||||||
|
sysfs_remove_link(&pdev->dev.kobj, "physical_node");
|
||||||
|
platform_device_unregister(cxl_hb_single[i]);
|
||||||
|
}
|
||||||
|
|
||||||
|
return rc;
|
||||||
|
}
|
||||||
|
|
||||||
|
static void cxl_single_exit(void)
|
||||||
|
{
|
||||||
|
int i;
|
||||||
|
|
||||||
|
for (i = ARRAY_SIZE(cxl_mem_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_mem_single[i]);
|
||||||
|
for (i = ARRAY_SIZE(cxl_swd_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_swd_single[i]);
|
||||||
|
for (i = ARRAY_SIZE(cxl_swu_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_swu_single[i]);
|
||||||
|
for (i = ARRAY_SIZE(cxl_root_single) - 1; i >= 0; i--)
|
||||||
|
platform_device_unregister(cxl_root_single[i]);
|
||||||
|
for (i = ARRAY_SIZE(cxl_hb_single) - 1; i >= 0; i--) {
|
||||||
|
struct platform_device *pdev = cxl_hb_single[i];
|
||||||
|
|
||||||
|
if (!pdev)
|
||||||
|
continue;
|
||||||
|
sysfs_remove_link(&pdev->dev.kobj, "physical_node");
|
||||||
|
platform_device_unregister(cxl_hb_single[i]);
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
static __init int cxl_test_init(void)
|
static __init int cxl_test_init(void)
|
||||||
{
|
{
|
||||||
int rc, i;
|
int rc, i;
|
||||||
@ -724,7 +977,6 @@ static __init int cxl_test_init(void)
|
|||||||
cxl_switch_dport[i] = pdev;
|
cxl_switch_dport[i] = pdev;
|
||||||
}
|
}
|
||||||
|
|
||||||
BUILD_BUG_ON(ARRAY_SIZE(cxl_mem) != ARRAY_SIZE(cxl_switch_dport));
|
|
||||||
for (i = 0; i < ARRAY_SIZE(cxl_mem); i++) {
|
for (i = 0; i < ARRAY_SIZE(cxl_mem); i++) {
|
||||||
struct platform_device *dport = cxl_switch_dport[i];
|
struct platform_device *dport = cxl_switch_dport[i];
|
||||||
struct platform_device *pdev;
|
struct platform_device *pdev;
|
||||||
@ -743,9 +995,13 @@ static __init int cxl_test_init(void)
|
|||||||
cxl_mem[i] = pdev;
|
cxl_mem[i] = pdev;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
rc = cxl_single_init();
|
||||||
|
if (rc)
|
||||||
|
goto err_mem;
|
||||||
|
|
||||||
cxl_acpi = platform_device_alloc("cxl_acpi", 0);
|
cxl_acpi = platform_device_alloc("cxl_acpi", 0);
|
||||||
if (!cxl_acpi)
|
if (!cxl_acpi)
|
||||||
goto err_mem;
|
goto err_single;
|
||||||
|
|
||||||
mock_companion(&acpi0017_mock, &cxl_acpi->dev);
|
mock_companion(&acpi0017_mock, &cxl_acpi->dev);
|
||||||
acpi0017_mock.dev.bus = &platform_bus_type;
|
acpi0017_mock.dev.bus = &platform_bus_type;
|
||||||
@ -758,6 +1014,8 @@ static __init int cxl_test_init(void)
|
|||||||
|
|
||||||
err_add:
|
err_add:
|
||||||
platform_device_put(cxl_acpi);
|
platform_device_put(cxl_acpi);
|
||||||
|
err_single:
|
||||||
|
cxl_single_exit();
|
||||||
err_mem:
|
err_mem:
|
||||||
for (i = ARRAY_SIZE(cxl_mem) - 1; i >= 0; i--)
|
for (i = ARRAY_SIZE(cxl_mem) - 1; i >= 0; i--)
|
||||||
platform_device_unregister(cxl_mem[i]);
|
platform_device_unregister(cxl_mem[i]);
|
||||||
@ -793,6 +1051,7 @@ static __exit void cxl_test_exit(void)
|
|||||||
int i;
|
int i;
|
||||||
|
|
||||||
platform_device_unregister(cxl_acpi);
|
platform_device_unregister(cxl_acpi);
|
||||||
|
cxl_single_exit();
|
||||||
for (i = ARRAY_SIZE(cxl_mem) - 1; i >= 0; i--)
|
for (i = ARRAY_SIZE(cxl_mem) - 1; i >= 0; i--)
|
||||||
platform_device_unregister(cxl_mem[i]);
|
platform_device_unregister(cxl_mem[i]);
|
||||||
for (i = ARRAY_SIZE(cxl_switch_dport) - 1; i >= 0; i--)
|
for (i = ARRAY_SIZE(cxl_switch_dport) - 1; i >= 0; i--)
|
||||||
|
Loading…
Reference in New Issue
Block a user